华佗小知识
您的当前位置:首页一种超宽带雷达收发前端[发明专利]

一种超宽带雷达收发前端[发明专利]

来源:华佗小知识
(19)中华人民共和国国家知识产权局

(12)发明专利申请

(10)申请公布号 CN 108732542 A(43)申请公布日 2018.11.02

(21)申请号 201810860567.4(22)申请日 2018.08.01

(71)申请人 无锡华测电子系统有限公司

地址 214072 江苏省无锡市蠡园开发区06-4D地块(滴翠路100号)2幢401室(72)发明人 宋剑威 

(74)专利代理机构 无锡华源专利商标事务所

(普通合伙) 32228

代理人 聂启新(51)Int.Cl.

G01S 7/02(2006.01)

权利要求书3页 说明书7页 附图4页

(54)发明名称

一种超宽带雷达收发前端(57)摘要

本发明公开了一种超宽带雷达收发前端,属于频率合成技术领域。该超宽带雷达收发前端包括接收下变频模块、上变频模块、频率源模块和电源控制模块;频率源模块用于为接收下变频模块提供本振信号,为上变频模块提供本振信号和超带宽线性调频信号;接收下变频模块用于接收回波信号,对回波信号进行下变频处理得到采样中频信号;上变频模块用于对频率源模块产生的信号进行上变频处理,得到射频信号;电源控制模块用于根据电源控制信号控制接收下变频模块、上变频模块和频率源模块,为接收下变频模块、上变频模块和频率源模块供电;解决了现有的收发前端的瞬时工作带宽仍停留在300MH以内的问题;实现了超宽的全时工作带宽和瞬时工作带宽的功能。

CN 108732542 ACN 108732542 A

权 利 要 求 书

1/3页

1.一种超宽带雷达收发前端,其特征在于,包括接收下变频模块、上变频模块、频率源模块和电源控制模块;

所述频率源模块包括DDS芯片、晶振、谐波发生器、滤波器、开关、功分器、耦合器、放大器和混频器,所述频率源的本振信号输出端、超带宽线性调频信号端与所述上变频模块连接,所述频率源模块的本振信号输出端与所述接收下变频模块连接;

所述上变频模块包括滤波器、混频器、放大器和开关;所述接收下变频模块包括限幅器、数控衰减器、混频器、滤波器、放大器和开关;所述电源控制模块与所述上变频模块、所述下变频模块和所述频率源模块分别连接;所述频率源模块用于为所述接收下变频模块提供本振信号,为所述上变频模块提供本振信号和超带宽线性调频信号;

所述接收下变频模块用于接收回波信号,对所述回波信号进行下变频处理得到采样中频信号;

所述上变频模块用于对所述频率源模块产生的信号进行上变频处理,得到射频信号;所述电源控制模块用于根据电源控制信号控制所述接收下变频模块、所述上变频模块和所述频率源模块,以及为所述接收下变频模块、所述上变频模块和所述频率源模块供电;

其中,所述频率源模块输出本振信号,所述本振信号包括一本振信号和二本振信号,所述一本振信号的频率为11-18GHz,所述一本振信号的最小跳频步进为0.84Hz,所述二本振信号的频率为3.6GHz;所述超宽带线性调频信号的频率为0.1-1.1GHz。

2.根据权利要求1所述的超宽带雷达收发前端,其特征在于,在所述频率源模块,100M晶振与第一谐波发生器连接,所述第一谐波发生器与第一功分器连接,所述第一功分器的第一输出端与第一二选一开关滤波器组连接,所述第一二选一开关滤波器组通过放大器与第一混频器连接;

所述第一DDS芯片通过滤波器与所述第一混频器连接;所述第一混频器与第一四选一开关滤波器组连接,所述第一四选一开关滤波器组通过放大器与第二混频器连接;

所述第一功分器的第二输出端通过滤波器、放大器与第二谐波发生器连接,所述第二谐波发生器的输出端与第二四选一开关滤波器组连接,所述第二四选一开关滤波器组通过放大器与第二混频器连接;

所述第二混频器与第二二选一开关滤波器组连接,所述第二二选一开关滤波器组通过放大器与第一单刀双掷开关连接,所述第一单刀双掷开关第一支路通过放大器与第三混频器连接,所述第一单刀双掷开关第二支路与第二单刀双掷开关第二支路连接;

所述第一功分器的第三输出端通过滤波器、放大器与第二功分器连接,所述第二功分器的第一输出端与所述第一DDS芯片连接;

所述第二功分器的第二输出端与所述第三混频器连接;所述第三混频器与第三二选一开关滤波器组连接,所述第三二选一开关滤波器组通过放大器与所述第二单刀双掷开关第一支路连接;

所述第二单刀双掷开关通过放大器与耦合器连接,所述耦合器输出所述一本振信号和检波信号;

所述第二功分器的第三输出端通过放大器与耦合器连接,所述耦合器输出二本振信号

2

CN 108732542 A

权 利 要 求 书

2/3页

和检波信号;

所述第二功分器的第四输出端与第二DDS芯片连接,所述第二DDS芯片输出超宽带线性调频信号;

其中,利用所述第一谐波发生器将100MHz晶振倍频转换为第一梳状谱信号,利用开关滤波器组将所述第一梳状谱信号转换为若干个低本振信号,所述低本振信号包括1GHz信号、3.6GHz信号、2.7/3.2GHz信号;

利用所述第二谐波发生器将1GHz信号转换为第二梳状谱信号,利用开关滤波器组将所述第二梳状谱信号转换为若干个高本振信号,所述高本振信号为10/11/15/16GHz信号;

以一路3.6GHz信号为参考时钟,推动DDS芯片产生中频信号,所述中频信号的频率为300-800MHz,最小步进为0.84Hz;

所述中频信号与2.7/3.2GHz信号混频,经过开关滤波器生成3-4GHz信号;所述3-4GHz信号与10/11/15/16GHz信号混频,经过开关滤波器生成11-15GHz信号;所述11-15GHz信号与3.6GHz信号混频,经过开关滤波器生成所述一本振信号;以另一路3.6GHz信号为二本振信号,以所述二本振信号为参考时钟推动DDS芯片生成所述超宽带线性调频信号。

3.根据权利要求1所述的超宽带雷达收发前端,其特征在于,在所述上变频模块,所述频率源模块输出的超宽带线性调频信号输入第一滤波器,所述第一滤波器与第四混频器连接;

所述频率源模块输出的二本振信号输入所述第四混频器,所述第四混频器通过放大器、第二滤波器与第五混频器连接;

所述频率源模块输出的一本振信号输入所述第五混频器,所述第五混频器与九选一开关滤波器组连接;

所述九选一开关滤波器组通过放大器与耦合器连接,所述耦合器输出射频信号和检波信号;

其中,所述超带宽线性调频信号与所述二本振信号混频滤波生成2.5-3.5GHz信号;所述2.5-3.5GHz信号与所述一本振信号混频,经过九选一开关滤波器组生成射频信号,所述射频信号为8-18GHz中任意一段瞬时带宽为1GHz的线性调频信号,且所述射频信号的最小间隔为0.84Hz。

4.根据权利要求1所述的超宽带雷达收发前端,其特征在于,在所述接收下变频模块,回波信号通过限幅器、放大器与三选一开关滤波器组连接,所述三选一开关滤波器组通过数控衰减器与所述第六混频器连接;

所述频率源模块输出的一本振信号与所述第六混频器连接;所述第六混频器通过滤波器、放大器、数控衰减器与第七混频器连接,所述频率源模块输出的二本振信号与所述第七混频器连接;

所述第七混频器通过放大器、数控衰减器与耦合器连接,所述耦合器输出检波信号和采用中频信号;

其中,将所述回波信号与所述一本振信号混频取下边带,得到2.5-3.5GHz信号;将2.5-3.5GHz信号与所述二本振信号混频滤波得到0.1-1GHz的采样中频信号。5.根据权利要求1所述的超带宽雷达收发前端,其特征在于,所述电源控制模块包括稳

3

CN 108732542 A

权 利 要 求 书

3/3页

压器、电源滤波器、电平转换器和FPGA;

所述稳压器用于将输入电压转换为所述接收下变频模块、所述上变频模块和所述频率源模块所需的电压;

所述电平转换器与所述FPGA连接,所述FPGA用于控制所述接收下变频模块、所述上变频模块和所述频率源模块。

4

CN 108732542 A

说 明 书

一种超宽带雷达收发前端

1/7页

技术领域

[0001]本发明实施例涉及频率合成领域,特别涉及一种超宽带雷达收发前端。

背景技术

[0002]收发前端是雷达系统的核心组成部分,用于完成雷达射频信号的产生和接收功能。

[0003]经过多年研究,我国在雷达系统的扩频技术上已经有较大突破,但是常见的瞬时工作带宽仍停留在300MHz以内。由于杂散等指标的制约,快速普及1GHz以上的超大瞬时带宽存在一定难度。

发明内容

[0004]为了解决现有技术的问题,本发明实施例提供了一种超宽带雷达收发前端。该技术方案如下:[0005]第一方面,提供了一种超宽带雷达收发前端,包括接收下变频模块、上变频模块、频率源模块和电源控制模块;

[0006]频率源模块包括DDS芯片、晶振、谐波发生器、滤波器、开关、功分器、耦合器、放大器和混频器,频率源的本振信号输出端、超带宽线性调频信号端与上变频模块连接,频率源模块的本振信号输出端与接收下变频模块连接;[0007]上变频模块包括滤波器、混频器、放大器和开关;[0008]接收下变频模块包括限幅器、数控衰减器、混频器、滤波器、放大器和开关;[0009]电源控制模块与上变频模块、下变频模块和频率源模块分别连接;[0010]频率源模块用于为接收下变频模块提供本振信号,为上变频模块提供本振信号和超带宽线性调频信号;

[0011]接收下变频模块用于接收回波信号,对回波信号进行下变频处理得到采样中频信号;

[0012]上变频模块用于对频率源模块产生的信号进行上变频处理,得到射频信号;[0013]电源控制模块用于根据电源控制信号控制接收下变频模块、上变频模块和频率源模块,以及为接收下变频模块、上变频模块和频率源模块供电;[0014]其中,频率源模块输出本振信号,本振信号包括一本振信号和二本振信号,一本振信号的频率为11-18GHz,一本振信号的最小跳频步进为0.84Hz,二本振信号的频率为3.6GHz;超宽带线性调频信号的频率为0.1-1.1GHz。[0015]可选的,在频率源模块,100M晶振与第一谐波发生器连接,第一谐波发生器与第一功分器连接,第一功分器的第一输出端与第一二选一开关滤波器组连接,第一二选一开关滤波器组通过放大器与第一混频器连接;

[0016]第一DDS芯片通过滤波器与第一混频器连接;[0017]第一混频器与第一四选一开关滤波器组连接,第一四选一开关滤波器组通过放大

5

CN 108732542 A

说 明 书

2/7页

器与第二混频器连接;

[0018]第一功分器的第二输出端通过滤波器、放大器与第二谐波发生器连接,第二谐波发生器的输出端与第二四选一开关滤波器组连接,第二四选一开关滤波器组通过放大器与第二混频器连接;

[0019]第二混频器与第二二选一开关滤波器组连接,第二二选一开关滤波器组通过放大器与第一单刀双掷开关连接,第一单刀双掷开关第一支路通过放大器与第三混频器连接,第一单刀双掷开关第二支路与第二单刀双掷开关第二支路连接;[0020]第一功分器的第三输出端通过滤波器、放大器与第二功分器连接,第二功分器的第一输出端与第一DDS芯片连接;

[0021]第二功分器的第二输出端与第三混频器连接;[0022]第三混频器与第三二选一开关滤波器组连接,第三二选一开关滤波器组通过放大器与第二单刀双掷开关第一支路连接;[0023]第二单刀双掷开关通过放大器与耦合器连接,耦合器输出一本振信号和检波信号;[0024]第二功分器的第三输出端通过放大器与耦合器连接,耦合器输出二本振信号和检波信号;

[0025]第二功分器的第四输出端与第二DDS芯片连接,第二DDS芯片输出超宽带线性调频信号;

[0026]其中,利用第一谐波发生器将100MHz晶振倍频转换为第一梳状谱信号,利用开关滤波器组将第一梳状谱信号转换为若干个低本振信号,低本振信号包括1GHz信号、3.6GHz信号、2.7/3.2GHz信号;[0027]利用第二谐波发生器将1GHz信号转换为第二梳状谱信号,利用开关滤波器组将第二梳状谱信号转换为若干个高本振信号,高本振信号为10/11/15/16GHz信号;[0028]以一路3.6GHz信号为参考时钟,推动DDS芯片产生中频信号,中频信号的频率为300-800MHz,最小步进为0.84Hz;

[0029]中频信号与2.7/3.2GHz信号混频,经过开关滤波器生成3-4GHz信号;[0030]3-4GHz信号与10/11/15/16GHz信号混频,经过开关滤波器生成11-15GHz信号;[0031]11-15GHz信号与3.6GHz信号混频,经过开关滤波器生成一本振信号;[0032]以另一路3.6GHz信号为二本振信号,以二本振信号为参考时钟推动DDS芯片生成超宽带线性调频信号。[0033]可选的,在上变频模块,频率源模块输出的超宽带线性调频信号输入第一滤波器,第一滤波器与第四混频器连接;

[0034]频率源模块输出的二本振信号输入第四混频器,第四混频器通过放大器、第二滤波器与第五混频器连接;

[0035]频率源模块输出的一本振信号输入第五混频器,第五混频器与九选一开关滤波器组连接;

[0036]九选一开关滤波器组通过放大器与耦合器连接,耦合器输出射频信号和检波信号;

[0037]其中,超带宽线性调频信号与二本振信号混频滤波生成2.5-3.5GHz信号;

6

CN 108732542 A[0038]

说 明 书

3/7页

2.5-3.5GHz信号与一本振信号混频,经过九选一开关滤波器组生成射频信号,射

频信号为8-18GHz中任意一段瞬时带宽为1GHz的线性调频信号,且射频信号的最小间隔为0.84Hz。

[0039]可选的,在接收下变频模块,[0040]回波信号通过限幅器、放大器与三选一开关滤波器组连接,三选一开关滤波器组通过数控衰减器与第六混频器连接;

[0041]频率源模块输出的一本振信号与第六混频器连接;[0042]第六混频器通过滤波器、放大器、数控衰减器与第七混频器连接,频率源模块输出的二本振信号与第七混频器连接;[0043]第七混频器通过放大器、数控衰减器与耦合器连接,耦合器输出检波信号和采用中频信号;[0044]其中,将回波信号与一本振信号混频取下边带,得到2.5-3.5GHz信号;[0045]将2.5-3.5GHz信号与二本振信号混频滤波得到0.1-1GHz的采样中频信号。[0046]可选的,电源控制模块包括稳压器、电源滤波器、电平转换器和FPGA;[0047]稳压器用于将输入电压转换为接收下变频模块、上变频模块和频率源模块所需的电压;

[0048]电平转换器与FPGA连接,FPGA用于控制接收下变频模块、上变频模块和频率源模块。

[0049]本发明实施例提供的技术方案带来的有益效果是:[0050]该超宽带雷达收发前端包括接收下变频模块、上变频模块、频率源模块和电源控制模块,频率源模块为接收下变频模块、提供本振信号,为上变频模块提供本振信号和0.1-1.1GHz的超宽带线性调频信号;上变频模块根据本振信号和0.1-1.1GHz的超宽带线性调频信号产生8-18GHz中任意一段瞬时带宽为1GHz的射频信号,接收下变频模块可以接收全时工作带宽10GHz范围内任意一段1GHz带宽的线性调频信号;利用最新高速DDS芯片的宽带扫频技术和频率合成技术,解决了现有的收发前端的瞬时工作带宽仍停留在300MH以内的问题;实现了超宽的全时工作带宽和瞬时工作带宽,且仍可达到60dBc的杂散抑制指标,可以满足各大平台通讯设备的指标要求。

附图说明

[0051]为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

[0052]图1是根据一示例性实施例示出的一种超宽带雷达收发前端的结构框图;[0053]图2是根据一示例性实施例示出的一种频率源模块的原理示意图;[0054]图3是根据一示例性实施例示出的一种上变频模块的原理示意图;[0055]图4是根据一示例性实施例示出的一种接收下变频模块的原理示意图;[0056]图5是根据另一示例性实施例示出的一种电源控制模块的原理框图。

7

CN 108732542 A

说 明 书

4/7页

具体实施方式

[0057]为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方式作进一步地详细描述。[0058]请参考图1,其示出了本发明一个实施例提供的超宽带雷达收发前端的结构框图。如图1所示,该超宽带雷达收发前端包括接收下变频模块110、上变频模块130、频率源模块120和电源控制模块140。

[0059]频率源模块120的本振信号输出端、超带宽线性调频信号端与上变频模块130连接,频率源模块120的本振信号输出端与接收下变频模块110连接。

[0060]频率源模块120的本振信号输出端输出一本振信号LO1和二本振信号LO2;频率源模块120的超带宽线性调频信号端输出超宽带线性调频信号L1。[0061]电源控制模块140与上变频模块130、接收下变频模块110和频率源模块120分别连接。

[0062]频率源模块120用于为接收下变频模块110提供本振信号LO1、LO2,为上变频模块130提供本振信号LO1、LO2和超宽带线性调频信号L1。[0063]接收下变频模块110用于接收回波信号S1,对回波信号S1进行下变频处理,得到采样中频信号L2。

[00]上变频模块130用于对频率源模块120产生的信号进行上变频处理,得到射频信号RF。

[0065]电源控制模块140用于根据电源控制信号控制接收下变频模块110、上变频模块130和频率源模块120,以及为接收下变频110、上变频模块130和频率源模块120供电。[0066]其中,频率源模块输出本振信号,本振信号包括一本振信号LO1、二本振信号LO2,一本振信号的频率为11-18GHz,一本振信号的最小跳频步进为0.84Hz;二本振信号LO2的频率为3.6G GHz;超宽带线性调频信号L1的频率为0.1-1.1GHz。[0067]频率源模块包括DDS芯片、晶振、谐波发生器、滤波器、开关、功分器、耦合器、放大器和混频器。

[0068]上变频模块包括滤波器、混频器、放大器、开关。[0069]接收下变频模块包括限幅器、数控衰减器、混频器、滤波器、放大器和开关。[0070]为了保证最优的跳频时间和相位噪声指标,频率源模块采用直接频率合成方式。[0071]在频率源模块,如图2所示,100M晶振与第一谐波发生器连接,第一谐波发生器与第一功分器连接,第一功分器的第一输出端与第一二选一开关滤波器组连接,第一二选一开关滤波器组通过放大器与第一混频器连接;第一DDS芯片通过滤波器与第一混频器连接;第一混频器与第一四选一开关滤波器组连接,第一四选一开关滤波器组通过放大器与第二混频器连接;第一功分器的第二输出端通过滤波器、放大器与第二谐波发生器连接,第二谐波发生器的输出端与第二四选一开关滤波器组连接,第二四选一开关滤波器组通过放大器与第二混频器连接;第二混频器与第二二选一开关滤波器组连接,第二二选一开关滤波器组通过放大器与第一单刀双掷开关连接,第一单刀双掷开关第一支路通过放大器与第三混频器连接,第一单刀双掷开关第二支路与第二单刀双掷开关第二支路连接;第一功分器的第三输出端通过滤波器、放大器与第二功分器连接,第二功分器的第一输出端与第一DDS芯

8

CN 108732542 A

说 明 书

5/7页

片连接;第二功分器的第二输出端与第三混频器连接;第三混频器与第三二选一开关滤波器组连接,第三二选一开关滤波器组通过放大器与第二单刀双掷开关第一支路连接;第二单刀双掷开关通过放大器与耦合器连接,耦合器输出一本振信号和检波信号;第二功分器的第三输出端通过放大器与耦合器连接,耦合器输出二本振信号和检波信号;第二功分器的第四输出端与第二DDS芯片连接,第二DDS芯片输出超宽带线性调频信号。[0072]利用第一谐波发生器将100MHz晶振倍频转换为第一梳状谱信号,利用开关滤波器组将第一梳状谱信号转换为若干个低本振信号,低本振信号包括1GHz信号、3.6GHz信号、2.7/3.2GHz信号。[0073]利用第二谐振发生器将1GHz信号转换为第二梳状谱信号,利用开关滤波器组将第二梳状谱信号转换为若干个高本振信号,高本振信号为10/11/15/16GHz信号。[0074]以一路3.6GHz信号为参考时钟,推动DDS(Direct Digital Synthesizer,直接数字式频率合成器)芯片产生中频信号,中频信号的频率为300至800MHz,最小步进为0.84Hz。[0075]中频信号与2.7/3.2GHz信号混频,经过开关滤波器生成3-4GHz信号;3-4GHz信号与10/11/15/16GHz信号混频,经过开关滤波器生成11-15GHz信号;11-15GHz信号与3.6GHz信号混频,经过开关滤波器生成一本振信号LO1;[0076]以另一路3.6GHz信号为二本振信号LO2,以二本振信号LO2为参考时钟推动DDS芯片生成超宽带线性调频信号L1。[0077]需要说明的是,频率源模块中选用的开关滤波器组、滤波器的带宽如图2所示,这里不再赘述。

[0078]在上变频模块,如图3所示,频率源模块输出的超宽带线性调频信号输入第一滤波器,第一滤波器与第四混频器连接;频率源模块输出的二本振信号输入第四混频器,第四混频器通过放大器、第二滤波器与第五混频器连接;频率源模块输出的一本振信号输入第五混频器,第五混频器与九选一开关滤波器组连接;九选一开关滤波器组通过放大器与耦合器连接,耦合器输出射频信号和检波信号。

[0079]上变频模块将频率源模块输入的超宽带线性调频信号L1与二本振信号LO2混频滤波,生成2.5-3.5GHz信号;2.5-3.5GHz信号与一本振信号LO1混频,经过九选一开关滤波器组生成射频信号RF。

[0080]射频信号RF为8-18GHz中任意一段瞬时带宽为1GHz的线性调频信号,且射频信号的最小间隔为0.84Hz。

[0081]由于一本振信号LO1的最小步进为0.84Hz,超宽带线性调频信号L1的带宽为1GHz,九选一开关滤波器组的分段位:8-10G、9-11G、10-12G、11-13G、12-14G、13-15G、14-16G、15-17G、16-18G,所以,上变频模块最终可以输出8-18GHz范围内中任意一段瞬时带宽为1GHz的线性调频信号,且最小间隔为0.84Hz。[0082]需要说明的是,上变频模块中选用的开关滤波器组、滤波器的带宽如图3所示,这里不再赘述。

[0083]在接收下变频模块,如图4所示,回波信号通过限幅器、放大器与三选一开关滤波器组连接,三选一开关滤波器组通过数控衰减器与第六混频器连接;频率源模块输出的一本振信号与第六混频器连接;第六混频器通过滤波器、放大器、数控衰减器与第七混频器连接,频率源模块输出的二本振信号与第七混频器连接;第七混频器通过放大器、数控衰减器

9

CN 108732542 A

说 明 书

6/7页

与耦合器连接,耦合器输出检波信号和采用中频信号。[0084]接收下变频模块接收回波信号S1,回波信号为8-18GHz信号,带宽为10GHz;将回波信号S1与一本振信号LO1混频去下边带的,得到2.5-3.5GHz信号;将2.5-3.5GHz信号与二本振信号LO2混频滤波,得到0.1-1GHz的采样中频信号L2。

[0085]图4中的三选一开关滤波器组用于镜像抑制滤波;STC和MGC为数控衰减器实现;LNA为低噪声放大器。[0086]需要说明的是,接收下变频模块中选用的开关滤波器组、滤波器的带宽如图4所示,这里不再赘述。[0087]在电源模块,如图5所示,电源模块包括稳压器、电源滤波器、电平转换器和FPGA。[0088]稳压器用于将输入电压转换为接收下变频模块、上变频模块和频率源模块所需的电源。

[00]图5中LDO为线性稳压器芯片,DCDC为开关电源。[0090]输入+15V电压,利用稳压器将+15V电压转换为+12V、+5V、-5V、+3.3、+1.8V电压。[0091]电平转换器与FPGA连接,FPGA用于控制接收下变频模块、上变频模块和频率源模块。

[0092]电平转换器和FPGA所需的电压由+15V电压转换得到。[0093]电平转换器将控制信号转换后发送至FPGA,控制信号经过FPGA的逻辑处理后输出,再经过电平转换器后发送至频率源模块、上变频模块和接收下变频模块,实现对频率源模块、上变频模块和接收下变频模块中的DDS芯片波形、开关滤波器组的通道切换、STC和MGC的自适应、增益和功率自动补偿的控制。[0094]如图2、图3和图4所示,频率源模块、上变频模块和接收下变频模块均有检波信号,检波信号发送至电源控制模块中的FPGA,检波信号作为FPGA逻辑判断的一个依据。[0095]需要说明的是,为了降低交调分量,混频器IF端口功率需要尽可能调低,约为-15dBm,故应保证后级增益。[0096]综上所述,本发明实施例提供的超宽带雷达收发前端,包括接收下变频模块、上变频模块、频率源模块和电源控制模块,频率源模块为接收下变频模块、提供本振信号,为上变频模块提供本振信号和0.1-1.1GHz的超宽带线性调频信号;上变频模块根据本振信号和0.1-1.1GHz的超宽带线性调频信号产生8-18GHz中任意一段瞬时带宽为1GHz的射频信号,接收下变频模块可以接收全时工作带宽10GHz范围内任意一段1GHz带宽的线性调频信号;解决了现有的收发前端的瞬时工作带宽仍停留在300MH以内的问题;实现了超宽的全时工作带宽和瞬时工作带宽,且仍可达到60dBc的杂散抑制指标,可以满足各大平台通讯设备的指标要求。

[0097]需要说明的是,若需要满足其他宽频带的需求,可以在本发明实施例提供的上变频模块、接收下变频模块和频率源模块的原理图的基础上更改滤波器频率即可,比如更改滤波器的频率实现6-24GHz、0.3-18GHz的工作频带。[0098]需要说明的是:上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。[0099]本领域普通技术人员可以理解实现上述实施例的全部或部分步骤可以通过硬件来完成,也可以通过程序来指令相关的硬件完成,所述的程序可以存储于一种计算机可读存储介质中,上述提到的存储介质可以是只读存储器,磁盘或光盘等。

10

CN 108732542 A[0100]

说 明 书

7/7页

以上所述仅为本发明的较佳实施例,并不用以本发明,凡在本发明的精神和

原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

11

CN 108732542 A

说 明 书 附 图

1/4页

图1

12

CN 108732542 A

说 明 书 附 图

2/4页

图2

13

CN 108732542 A

说 明 书 附 图

3/4页

图3

图4

14

CN 108732542 A

说 明 书 附 图

4/4页

图5

15

因篇幅问题不能全部显示,请点此查看更多更全内容